GB/T 14112-1993
半导体集成电路塑料双列封装冲制型引线框架规范

Semiconductor integrated circuits Specification for stamped leadframes of plastic DIP

GBT14112-1993, GB14112-1993

2016-01

标准号
GB/T 14112-1993
别名
GBT14112-1993, GB14112-1993
发布
1993年
发布单位
国家质检总局
替代标准
GB/T 14112-2015
当前最新
GB/T 14112-2015
 
 
被代替标准
SEMI G9-1986 SEMI G10-86
适用范围
本规范规定了半导体集成电路塑料双列封装冲制型引线框架(以下简称引线框架)的技术要求及检验规则。 本规范适用于双列(DIP)冲制型引线框架,单列冲制型引线框架亦可参照使用。

GB/T 14112-1993相似标准


推荐

芯片产业链上市公司盘点之封装测试与封测设备篇

芯片封装可简单分为减薄、切割、固晶、引线键合、塑封与切筋成型六大环节,每一环节均有对应的设备。减薄:通过减薄机磨轮的打磨,实现对晶圆的减薄。切割:通过切片机的砂轮将晶圆分割为若干单裸芯片。固晶:通过固晶机将单个裸芯片固定于基板上。引线键合:通过引线键合机焊接芯片的金属引线与基板焊盘。塑封:通过塑封机施加一定的温度与压力,将芯片封装在塑封料内。切筋成型:将一条引线框架上的芯片切割为单独芯片。...

一文通解基于VLT技术的新型DRAM内存单元(二)

● 封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后,被切割为小的晶片(Die),然后将切割好的晶片用胶水贴装到相应的基板(引线框架)架的小岛上,再利用超细的金属(金、锡、铜、铝)导线或者导电性树脂将晶片的接合焊盘(Bond Pad)连接到基板的相应引脚(Lead),并构成所要求的电路;然后再对独立的晶片用塑料外壳加以封装保护,塑封之后,还要进行一系列操作,如后固化(Post Mold...

一文了解40种常用的芯片封装技术(三)

AMD 的2.66GHz 双核心的 Opteron F 的 Santa Rosa 平台 26、LOC 封装(lead onchip)26、芯片上引线封装LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作 有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。...

一文看懂半导体圈那些事儿

● 封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后,被切割为小的晶片(Die),然后将切割好的晶片用胶水贴装到相应的基板(引线框架)架的小岛上,再利用超细的金属(金、锡、铜、铝)导线或者导电性树脂将晶片的接合焊盘(Bond Pad)连接到基板的相应引脚(Lead),并构成所要求的电路;然后再对独立的晶片用塑料外壳加以封装保护,塑封之后,还要进行一系列操作,如后固化(Post Mold...


GB/T 14112-1993 中可能用到的仪器设备





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号