IEEE 1364*IEC 61691-4-2004
IEC 61691-4 Ed.1(IEEE Std 1364(TM)-2001):行为语言 第4部分:Verilog(C)硬件描述语言

IEC 61691-4 Ed.1 (IEEE Std 1364(TM)-2001): Behavioural Languages - Part 4: Verilog(C) Hardware Description Language


 

 

非常抱歉,我们暂时无法提供预览,您可以试试: 免费下载 IEEE 1364*IEC 61691-4-2004 前三页,或者稍后再访问。

您也可以尝试购买此标准,点击右侧 “购买” 按钮开始采购(由第三方提供)。

点击下载后,生成下载文件时间比较长,请耐心等待......

 

标准号
IEEE 1364*IEC 61691-4-2004
发布
2004年
发布单位
美国电气电子工程师学会
 
 
The Verilog(R) Hardware Description Language (HDL) is defined in this standard. Verilog HDL is a formal notation intended for use in all phases of the creation of electronic system...

IEEE 1364*IEC 61691-4-2004相似标准


推荐

相比GPU和GPP:FPGA才是深度学习的未来?(二)

这些语言和传统的软件语言之间的主要区别是,HDL只是单纯描述硬件,而例如C语言等软件语言描述顺序指令,并无需了解硬件层面的执行细节。有效地描述硬件需要对数字化设计和电路的专业知识,尽管一些下层的实现决定可以留给自动合成工具去实现,但往往无法达到高效的设计。因此,研究人员和应用科学家倾向于选择软件设计,因其已经非常成熟,拥有大量抽象和便利的分类来提高程序员的效率。...

芯片验证策略六部曲(一)

严格来讲,它本身不是一种语言,而是建立在C++之上的一种类库(class library)。SystemC语言可以用来描述系统级别的硬件行为,而这一点恰是其它语言无法满足的。SystemC从2006年被IEEE收入IEEE 1666标准,它本身也易于学习,对于有C++/Java基础和硬件设计概念的人使用起来都不需要太多的学习成本。...

掌握FPGA设计三大黄金法则

二、硬件可实现原则  FPGA设计通常会使用HDL语言,比如Verilog HDL或者VHDL。当采用HDL语言描述一个硬件电路功能的时候,一定要确保代码描述的电路是硬件可实现的。  Verilog HDL语言的语法与C语言很相似,但是它们之间有着本质的区别。C语言是基于过程的高级语言,编译后可以在CPU上运行。而Verilog HDL语言描述的本身就是硬件结构,编译后是硬件电路。...

IEEE 物联网相关的标准

- IEEE信息技术标准 - 传感器和执行器的智能传感器接口 - 2部分:传感器到微处理器通信协议和传感器电子数据表(TEDS)格式IEEE 21451-4-2010 - IEEE信息技术标准 - 传感器和执行器的智能传感器接口 - 4部分:混合模式通信协议和传感器电子数据表(TEDS)格式IEEE 21451-7-2011 - 用于传感器和执行器的智能传感器接口IEEE标准 - 射频识别(RFID...





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号