SJ/T 10607-1994
半导体集成电路门阵列设计总则

Gate array design generals for semiconductor integrated circuits

SJT10607-1994, SJ10607-1994

2010-02

标准号
SJ/T 10607-1994
别名
SJT10607-1994, SJ10607-1994
发布
1994年
发布单位
行业标准-电子
当前最新
SJ/T 10607-1994
 
 

SJ/T 10607-1994相似标准


推荐

半导体集成电路设计保障

  1) 常规可靠性设计技术。包括冗余设计、降额设计、灵敏度分析、中心值优化设计等。  2) 针对主要失效模式的器件设计技术。包括针对热载流子效应、闩锁效应等主要失效模式,合理设计器件结构、几何尺寸参数和物理参数。  3) 针对主要失效模式的工艺设计保障。包括采用新的工艺技术,调整工艺参数,以提高半导体集成电路芯片的可靠性。  4) 半导体集成电路芯片可靠性计算机模拟技术。...

美商务部新禁令:ECAD软件等4项技术禁止对华出口!

开发GAAFET的ECAD软件:没它做不出3nm       电子计算机辅助设计(ECAD)是一类用于设计、分析、优化和验证集成电路或印刷电路板性能的软件工具。ECAD软件被用于设计复杂的集成电路、现场可编程门阵列(FPGA)、特定应用集成电路(ASIC)和电子系统。...

设计、制造、封测、设备、材料看国产半导体究竟怎样?

从技术复杂度和应用广度来看,集成电路主要可以分为高端通用和专用集成电路两大类。高端通用集成电路的技术复杂度高、标准统一、通用性强,具有量大面广的特征。它主要包括处理器、存储器,以及FPGA(现场可编程门阵列)、AD/DA(模数/数模转换)等。专用集成电路是针对特定系统需求设计集成电路,通用性不强。...

【防务资讯】“DARPA2016年展示日”10大前沿主题——频谱篇

2  射频—现场可编程门阵列(RF-FPGA)项目使用现场可编程门阵列(FPGA)开发电路可节省一次性工程(NRE)费用,降低开发风险,提高设计效率和灵活性;普遍使用在以数量少、种类多为特点的军用器件开发中。但目前FPGA只支持数字电路,射频模拟电路仍依赖定制开发。...


SJ/T 10607-1994 中可能用到的仪器设备





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号