为此将SRAM划分为3个独立的存储区,并将读写时隙分配如下:第1个时钟周期可往SRAM的存储1区写EPON上行协议帧,第2个时钟周期可往SRAM的存储2区写EPON下行协议帧,第3个时钟周期可往SRAM的存储3区写统计信息帧和配置确认帧,第4个时钟周期可从SRAM读出数据,从某一块存储区读出完整一帧后即切换到读另一块存储区。 ...
第3步:显示器数据通道(DDC)双向DDC使用按100 kHz标称数据速率和最大400 kHz数据速率运行的I2C协议。HDMI源设备使用DDC,通过双向ADuM1250 I2C隔离器,读取来自接收设备的扩展显示识别数据(EDID)。HDMI源使用EDID来确定哪些音频/视频格式在HDMI接收设备上可用。DDC通道也被用于实施高带宽数字内容保护(HDCP)。...
Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号