CEPT T/CD 02-01 E-1986
使用 8 位(6+2)包络结构以 64 KBit/s 运行的同步数字多路复用器的工程要求规范

Specification of Engineering Requirements for a Synchronous Digital Multiplexer Operating at 64 KBit/s Using an 8 Bit (6+2) Envelope Structure


 

 

非常抱歉,我们暂时无法提供预览,您可以试试: 免费下载 CEPT T/CD 02-01 E-1986 前三页,或者稍后再访问。

您也可以尝试购买此标准,
点击右侧 “购买” 按钮开始采购(由第三方提供)。

点击下载后,生成下载文件时间比较长,请耐心等待......

 

标准号
CEPT T/CD 02-01 E-1986
发布
1986年
发布单位
CEPT - Conference Europeenne des Administrations des Postes et des Telecommunications
当前最新
CEPT T/CD 02-01 E-1986
 
 

CEPT T/CD 02-01 E-1986相似标准


推荐

PCI-E 4.0标准将发布 PC外部总线发展史回顾

虽然MCA总线不接收ISA型主板,不兼容ISA,但它们提供32接口却比ISA更快,也可以更好地适应80386和80486微处理器要求。 MCA总线采用单总线设计,通过使用多路复用器来处理存储器和输入/输出(I/0)接口传输。多路复用器将总线分成多个不同通道,每个通道可以处理不同处理需求。这种设计没有多总线设计快,但在大多数情况下,却可以满足中等大小网络服务器要求。...

一种面向极端高温环境高可靠精密数据采集与控制...-1

有2个能在高采样速率下工作数字多路复用通道,每一个都含有一个完整数据采集通道(与CN-0365类似)。还有一个模拟多路复用通道,其在输入之前添加了一个ADG798多路复用器,并针对低吞吐量输入进行了优化。R1和R3为U1同相输入提供1.25 V偏置电压,防止其在断开时或者取消选择多路复用器时,浮动至模拟输入供电轨。可以更改R8和R9,提高U1增益。...

EPON测试仪硬件平台设计与实现

外部存储器我们采用是pipelined类型零总线变换(ZBT)SRAM,其读写操作切换不需要任何等待周期,因而总线利用率可达。SRAM数据接口宽为36bit,而待写入SRAM各路数据宽为9bit(8bit数据+1bit帧包络信息),这样各路数据每4个时钟分别往SRAM写一次36bit宽数据即可实现线速存储。...





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号