JEDEC JESD18-A-1993
快速CMOS TTL兼容逻辑的描述规范

Standard for Description of Fast CMOS TTL Compatible Logic


 

 

非常抱歉,我们暂时无法提供预览,您可以试试: 免费下载 JEDEC JESD18-A-1993 前三页,或者稍后再访问。

您也可以尝试购买此标准,
点击右侧 “立即购买” 按钮开始采购(由第三方提供)。

 

标准号
JEDEC JESD18-A-1993
发布
1993年
发布单位
(美国)固态技术协会,隶属EIA
 
 
适用范围
该标准涵盖了快速 CMOS TIL 兼容设备的描述规范。

JEDEC JESD18-A-1993相似标准


推荐

简介固态继电器输入电路

  按输入电压不同类别,输入电路可分为直流输入电路,交流输入电路和交直流输入电路三种。有些输入控制电路还具有与TTL/CMOS兼容,正负逻辑控制和反相等功能,可以方便TTL,MOS逻辑电路连接。  对于控制电压固定控制信号,采用阻性输入电路。控制电流保证在大于5mA。对于大变化范围控制信号(如3~32V)则采用恒流电路,保证在整个电压变化范围内电流在大于5mA可靠工作。...

嵌入式硬件通信接口协议:UART不同电气规范下标准-1

二、    UART在不同电气规范下接口对于不同平台或者使用环境,信号管脚电气特性依次可以分为TTLCMOS、RS232、RS422、RS485。(一)          TTL/CMOSTTL电平,逻辑“0”等于0V电压,逻辑“1”等于+5V电压。CMOS电平,逻辑“0”接近0V电压,逻辑“1”接近电源电压(3.3V或其他)。...

掌握FPGA设计三大黄金法则

5) FPGA采用高速CMOS工艺,功耗低,可以与CMOSTTL电平兼容。  主要FPGA生产厂商  1) Xilinx 开发平台是ISE  2) Altera,开发平台是Quartus II  3) Actel ,开发平台是Libero  4) LatTIce  5) Atmel...

ARM核心板之电平转换电路(下)

3.Vgs≤VDD_EXT   4.Vds≤VCC_MCU   5.74xHCT系列芯片(3.3V转5V)   兼容5VTTL电平CMOS器件,都可以用作3.3V转5V电平转换芯片。这是由于3.3VCMOS电平刚好和5VTTL电平兼容(如图3所示)。采用这种方法可选择廉价74xHCT系列芯片来实现与TTL兼容。   ...





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号