JEDEC JEP178-2021
静电放电(ESD)敏感性测试 在数据表上报告 ESD 耐受水平

Electrostatic Discharge (ESD) Sensitivity Testing - Reporting ESD Withstand Levels on Datasheets


标准号
JEDEC JEP178-2021
发布
2021年
发布单位
(美国)固态技术协会,隶属EIA
当前最新
JEDEC JEP178-2021
 
 

JEDEC JEP178-2021相似标准


推荐

ESD设计分析技巧(一)

我再将上面的测试系统进行路径的简化分析如下;静电放电可以简化看做是 对EUT系统单元和水平耦合板形成电容C-EUT的充电过程;静电能量释放时,会在有阻抗的地方产生电压降!产品ESD测试时我们要清晰的了解ESD放电电流回路情况;简化图技巧分析如下:阿杜老师的理论是用前面讲的堵或导或同时兼顾;要让电子产品-EUT不受静电的影响!...

干货 | 集成电路EOS/ESD,如何把控?

ESD 单指在静电放电过程中瞬间高电压(通常在几千或上万伏特)大电流(1~10A)状态下引发的失效现象,主要特征为放电时间极短(1~100ns),因此一般呈现为轻微的点状失效。表1:EOS/ESD信号特征图3:EOS/ESD脉冲波形什么情况下无法区分EOS/ESD?...

BMS静电放电ESD测试基本知识(一)

放电模型人体放电模型(Human-Body Model ,HBM):是指因人在地上走动摩擦或其他因素人体已经累积了静电,当人再去碰触IC时,会产生放电。机器放电模型(Machine Model ,MM):是指机器(例如机械手臂)本身积累了静电,当它接触IC时,会产生放电。...

ESD测试与保护方法

静电,通常都是人为产生的,如生产、组装、测试、存放、搬运等过程中都有可能使得静电累积在人体、仪器或设备中,甚至元器件本身也会累积静电,当人们不知情的情况下使这些带电的物体接触就会形成放电路径,瞬间使得电子元件或系统遭到静电放电的损坏(这就是为什么以前修电脑都必须要配戴静电环托工作桌上,防止人体的静电损伤芯片),如同云层中储存的电荷瞬间击穿云层产生剧烈的闪电,会把大地劈开一样,而且通常都是雨天来临之际...


JEDEC JEP178-2021 中可能用到的仪器设备





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号