IPC 2141A-2004
适用于高速控制阻抗电路板的设计指南

Design Guide for High-Speed Controlled Impedance Circuit Boards


 

 

非常抱歉,我们暂时无法提供预览,您可以试试: 免费下载 IPC 2141A-2004 前三页,或者稍后再访问。

您也可以尝试购买此标准,
点击右侧 “立即购买” 按钮开始采购(由第三方提供)。

 

标准号
IPC 2141A-2004
发布
2004年
发布单位
美国电子电路和电子互连行业协会
 
 
适用范围
本指南旨在供电路设计师、封装工程师、印制板制造商和采购人员使用,以便所有人对彼此的领域有一个共同的了解。

IPC 2141A-2004相似标准


推荐

PCB板设计中接口连接线EMC问题分析与设计

对于PCB连接接口及连接线电缆问题分析与设计:与电路板相连排线电缆也是很容易耦合进来辐射问题!因为高速信号电流在电缆中流动由于环路和阻抗不匹配等原因很容易产生对内&对外电磁干扰。...

TDR-CTS-360阻抗测试仪测试原理及方法

当快上升沿信号在电路板上遇到一个阻抗不连续点时就会产生更大反射,这些信号反射会改变信号形状,因此线路阻抗是影响信号完整性一个关键因素。对于高速电路板来说,很重要一点就是要保证在信号传输路径上阻抗连续性,从而避免信号产生大反射。...

失效分析论文:高速PCB阻抗一致性研究(一)

随着信号传输高速化和高频化发展,对印制电路板阻抗设计控制精度要求日趋严格,以减少信号在传输过程中反射、失真等,保持传输信号完整性。PCB制作时由于图形分布均匀性、PP压合厚度均匀性、线宽均匀性及电镀均匀性等问题存在,会导致不同位置阻抗出现差异。...

射频应用设计五大“黑色艺术”(六)

6、电路板设计过程中采用差分信号线布线策略   布线非常靠近差分信号对相互之间也会互相紧密耦合,这种互相之间耦合会减小EMI发射,通常(当然也有一些例外)差分信号也是高速信号,所以高速设计规则通常也都适用于差分信号布线,特别是设计传输线信号线时更是如此。这就意味着我们必须非常谨慎地设计信号线布线,以确保信号线特征阻抗沿信号线各处连续并且保持一个常数。   ...


谁引用了IPC 2141A-2004 更多引用





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号