IEC 60748-20:1988
半导体器件 集成电路 第20部分:膜集成电路和混合膜集成电路总规范

Semiconductor devices - Intergrated circuits. Part 20: Generic specification for film integrated circuits and hybrid film intergrated circuits


标准号
IEC 60748-20:1988
发布
1988年
发布单位
国际电工委员会
替代标准
IEC 60748-20:1988/AMD1:1995
当前最新
IEC 60748-20:1988/AMD1:1995
 
 
适用范围
还涵盖部分完成的薄膜集成电路和混合薄膜集成电路,包括有源和无源,提供给客户进行后续加工,不包括印刷电路板,但适用于上述可能的薄膜电路

IEC 60748-20:1988相似标准


推荐

半导体集成电路的厚电路薄膜电路相关介绍

  从整个集成电路范畴讲,除半导体集成电路外,还有厚电路与薄膜电路。  ①厚电路。以陶瓷为基片,用丝网印刷烧结等工艺手段制备无源元件互连导线,然后与晶体管、二极管集成电路芯片以及分立电容等元件混合组装而成。  ②薄膜电路。有全混合之分。所谓全电路,就是指构成一个完整电路所需的全部有源元件、无源元件互连导体,皆用薄膜工艺在绝缘基片上制成。...

电路特点及应用

什么是厚电路:用丝网印刷烧结等厚工艺在同一基片上制作无源网络,并在其上组装分立的半导体器件芯片或单片集成电路或微型元件,再外加封装而成的混合集成电路。 ...

半导体器件失效分析

2、混合集成电路的失效混合集成电路工艺:IC工艺:氧化、扩散、镀膜、光刻等厚工艺:基板加工、制版、丝网印刷、烧结、激光调阻、分离元器件组装等薄膜工艺:基板加工、制版、薄膜制备、光刻、电镀等失效原因:元器件失效:31%互连失效:23%,引线键合失效、芯片粘结不良等沾污失效:21%关于混合集成电路:按制作工艺,可将集成电路分为:(1)半导体集成电路(基片:半导体)         即:单片集成电路(固体电路...

科普篇集成电路小百科

模拟集成电路又称线性电路,用来产生、放大和处理各种模拟信号(指幅度随时间变化的信号。例如半导体收音机的音频信号、录放机的磁带信号等),其输入信号输出信号成比例关系。而数字集成电路用来产生、放大和处理各种数字信号(指在时间上幅度上离散取值的信号。例如3G手机、数码相机、电脑CPU、数字电视的逻辑控制重放的音频信号视频信号)。制作工艺集成电路按制作工艺可分为半导体集成电路集成电路。...





Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号