L65 系统设备接口 标准查询与下载



共找到 482 条与 系统设备接口 相关的标准,共 33

Information Technology Information Equipment Resource Sharing Collaborative Services Part 406: Network Multimedia Terminals and Applications

ICS
CCS
L65
发布
2012-12-31
实施
2013-07-01

本标准规定了住宅通用布缆。住宅可能由一栋或多栋建筑组成,也可能一栋建筑中包含多个住宅。本标准规定的通用布缆支持以下三种应用:·信息和通信技术(ICT);·广播和通信技术(BCT);·建筑物内的指令、控制和通信(CCCB)。本标准规定的布缆由下述一种或多种组成:·平衡布缆;·同轴布缆;·光纤布缆。本标准就下述内容规定了通用布缆的设计和配置要求:a)结构和拓扑结构;b)最低配置;c)永久链路和信道的性能要求;d)连接点的位置和密度;e)对特定应用设备和外部网络的接口;f)与其他建筑物服务的共存性。安全(电气、火灾等)和电磁兼容(EMC)的要求不在本标准范围内,而由其他标准和法规所包括,然而,本标准给出的信息可能有助于满足这些要求。

Information technology.Generic cabling for homes

ICS
35.200
CCS
L65
发布
2012-12-31
实施
2013-06-01

本标准规定了公路电子收费系统的专用短程通信(DSRC)路侧单元与车道控制器之间接口的应用模式、物理形式、通信数据帧格式、应用编程接口以及数据域定义。 本标准适用于公路电子收费系统,车辆出入管理、城市道路收费等领域可参照使用。

Electronic toll collection.Interface between roadside unit and lane controller

ICS
35.200;35.240.60
CCS
L65
发布
2012-06-29
实施
2012-10-01

收费交易本标准规定了公路电子收费应用中路侧设备〈RSE)与车载设备〈0BE)的专用短程通信〈DSRC)物理、链路参数、交易流程总体框架、各静态数据帧的详细内容和格式编码'以及正常的交互时序。 本标准适用于公路电子收费系统,车辆出入管理、城市道路收费等领域可参照使用。

Electronic toll collection.ETC transaction for DSRC

ICS
35.200;35.240.60
CCS
L65
发布
2012-06-29
实施
2012-10-01

本标准规定了建筑群内使用的通用布缆,建筑群可能由园区内的一栋楼宇或多栋楼宇组成。它包括平衡布缆和光纤布缆。 本标准最适用于电信服务可分布的最大距离为200Om的建筑群。本标准的原理可用于更大规模的安装。 本标准定义的布缆支持范围广泛的服务,包括话音、数据、文本、图像和视频。 本标准直接或通过参考规定: a)通用布、缆的结构和最小配置; b)电信插座(TO)接口; c)各段布缆链路和信道的性能要求; d)实现要求和选项; e)本标准规定最大距离的布缆组件的性能要求; f)一致性要求和验证规程。 安全(电气安全和防护、防火等)和电磁兼容性(EMC)的要求超出了本标准范围,并由其他标准和规章所覆盖。然而,本标准给出的信息可能有所帮助。 本标准考虑了附录F中列出的应用标准中规定的要求,它引用了适用组件及实验方法的现有国际标准。

Information technology.Generic cabling for customer premises

ICS
35.200
CCS
L65
发布
2008-08-19
实施
2009-01-01

本标准规定一种高性能的底板总线,用于采用单一或多重微处理器的微型计算机系统。 这种底板基于VME总线规范,由VME制造者的团体于1982年8月发布。该总线包括四种子总线:数据传送总线,优先级中断总线,仲裁总线和实用程序总线。数据传送总线支持非多路复用式数据与地址信息高速公路上的8位、16位及32位的传送。所用传送协议均为异步且全握手式。优先级中断总线对系统提供实时中断服务。总线的支配身份由仲裁总线进行分配,这种仲裁总线允许实现轮转式与优先级化的仲裁式两种算法。实用程序总线为系统提供加电与断电同步。各种板、底板、机架和外壳均基于lEC 297。

821 BUS.Microprocessor system bus for 1 to 4 byte data

ICS
35.200
CCS
L65
发布
2008-08-06
实施
2009-01-01

本标准适用于互连的数据处理、数据存储和外围控制设备等紧耦合配置的接口系统部件。本接口系统具有允许各种系统部件交互作用所必须的信号,它允许存储器和I/O的数据传送、直接存储器存取、中断产生等。本标准对构成该系统总线的所有要素及特性均提供详细描述。 本标准是为那些想要评价或设计与本系统总线结构兼容产品的用户制定的。为此,本部分详细的说明了必要的信号定义、定时以及电气规范。 本标准仅涉及微型计算机设备的接口特性,而不涉及模块的设计规范、性能要求和安全要求。

Microprocessor system bus-8-bit and 16-bit data(MULTIBUS I)-Part 1:Functional description with electrical and timing specifications

ICS
35.200
CCS
L65
发布
2008-08-06
实施
2009-01-01

GB/T 7497的本部分适用于借助边缘连接器(直接配合)类型的底板来连接微处理器系统各部件的接口。

Microprocessor system bus.8-bit and 16-bit data(MULTIBUS I).Part 2:Mechanical and pin descriptions for the system bus configuration with edge connectors(direct)

ICS
35.200
CCS
L65
发布
2008-08-06
实施
2009-01-01

GB/T 7497的本部分适用于借助插针插座(间接配合)连接器类型的底板来连接微处理器系统的部件的接口。

Microprocessor system bus.8-bit and 16-bit data(MULTIBUS I).Part 3:Mechanical and pin descriptions for the Eurocard configuration with pin and socket(indirect) connectors

ICS
35.200
CCS
L65
发布
2008-08-06
实施
2009-01-01

本部分规定了用于电子收费(ETC)的专用短程通信设备的应用总则、技术要求、数据结构、应用接口和应用安全。 本部分适用于公路电子收费系统,自动车辆识别(AVI)、车辆出入管理、城市道路收费等领域可参照使用。

Electronic toll collection Dedicated short range communication Part 4: Equipment application

ICS
35.200
CCS
L65
发布
2007-03-19
实施
2007-05-01

本标准描述高速、低成本串行总线。它适合于作外围总线或并行底板总线的备用总线。此串行总线的突出特点包含: a) 自动分配结点地址——无需地址开关。 B)基于与ISDN可兼容的比特速率的可变速率数据传输,可从TTL底板的24.576 Mbit/s变到 BTL底板的49.152 Mbit/s,以及电缆媒体的98.304 Mbit/s、196.608 Mbit/s及393.216 Mbit/s。 C) 电缆媒体允许高达l6个物理连接(电缆跳段),每跳段达4.5 m,给出了任何两个装置之间总 电缆距离为72 1T1。总线管理能识别达到最优化性能的较小配置。 D) 包括块和单个四字节读和写,以及提供低开销、受保证带宽服务的“等时”模式的总线事务。 E) 支持电缆媒体和底板总线的物理层。 F) 保证所有结点平等访问的公平总线访问机制。底板环境增加一种优先级机制,但不是确保使 用公平协议的结点至少仍获得不公平访问的那种机制。 G)与IS0/IEC l3213:1994(IEEE std l212--1991)相协调。

Information technology--High performance serial bus

ICS
35.200
CCS
L65
发布
2003-07-02
实施
2003-10-01

本标准规定与VME总线模式仪器兼容的VXI(VMEbus Extension for Instrumentation)总线,目的是为设计与系统相兼容的仪器的设计者建立应用标准。 本标准定义了一组规则和推荐内容,用以构成与VXI总线的接口。规范包括了从简单的基本硬件设计,如板的尺寸,到推荐的通信协议。

VXIbus system specifications

ICS
35.200
CCS
L65
发布
2001-10-24
实施
2002-03-01

本标准规定了建筑群内使用地通用布缆,建筑群可能由园区内的一栋楼宇或多栋楼宇组成。 本标准最适用的建筑群最大跨距为3000m,办公空间最大为100 0000m2,员工在50人和50 000人之间。对不在此范围的安装,建议使用本标准的原理。 本标准定义的布缆支持范围广泛的服务,包括话音、数据、文本、图像和视频。 本标准规定: a)通用布缆的结构和最小配置1); b)实现要求; c)各段布缆链路的性能要求; d)一致性要求和验证规程。 虽然安全(电气、防火等)和电磁兼容(EMC)的要求超出了本标准的范围,并由其他标准和规章所覆盖,但本标准给出的信息可能有助于满足这些要求。

Information technology-Generic cabling for customer premises

ICS
35.200
CCS
L65
发布
2000-10-17
实施
2001-08-01

1.概述 本标准适用于使用串行二进制数据交换的数据终端设备(DTE)与数据电路终接设备(DCE)的互连,其中定义了:第2章 电气信号特性:互换信号和相关电路的电气和接地信号特性。 第3章 接口的机械特性:DTE和DCE之间接口的机械特性的定义。 第4章 互换电路的功能描述:有关一组数据、定时和控制互换电路的功能描述,以供DTE和DCE之间的数字接口使用。 第5章 用于选定的通信系统配置的标准接口:定义了特定互换电路的标准子集,供一组特定的数据通信系统应用中使用。此外,本标准还包括:第6章 建议和解释性说明 第7章 术语 2.接口配置 本标准包含有十三种特定接口配置以适应十五种规定的系统应用的需要。这些配置按类型,用字母A到M来标识。此外,保留类型Z用作对未包括在类型A到类型M的配置的标识,并且供货者对每种应用的互换电路配置作出详细规定。 3.数据信号速率 本标准适用范围从0到20 000bit/s的标称数据信号速率. 4.信号公共 本标准适用于当与电子设备一起使用时数据、定时及控制信号的交换,每一个设备各有单独的公共回线(信号公共),可在接口点上互连。本标准不适用于接口点两侧的设备间要求互相电气绝缘的情况。 5.同步/异步通信 本标准适用于同步和异步的串行二进制数据通信系统。 6.服务类别 本标准适用于各种类型的数据通信服务。包括: 6.1专线或租用线路服务,二线或四线。并考虑点对点间或多点间的操作。 6.2交换服务,二线或四线。考虑了呼叫的自动应答,但本标准不包括使用GB 11015 自动产生一个连接所需的全部互换电路。 7.功能的分配 DCE可以包括发送与接收信号的转换器以及控制功能。其他功能,诸如脉冲再生、差错控制等可以提供或可以不提供。提供这些附加功能的设备可以包含在数据终端设备内或数据电路终接设备内,或者可以作为一个独立的设备插在两者之间。 7.1当这样的附加功能在DTE或DCE中提供时,本接口标准应适用于在该两类设备之间的互换电路。 7.2当附加功能由在DTE和DCE之间插入的独立单元提供时,本标准适用于此独立单元的两侧(与DTE的接口和与DCE的接口,见3.3.3和3.4.2)。 8.工作方式 本标准适用于第5章“用于选定的通信系统配置的标准接口”中所示的系统配置所描述的全部工作方式。

Interface between data terminal equipment and data circuit termination equipment employing serial binary data interchange

ICS
35.200
CCS
L65
发布
2000-01-03
实施
2000-08-01

本标准规定了混合环控制(HRC)协议,该协议提供了在同一种特定的称作周期的帧结构中传送包交换数据和等时数据的操作模式。HRC被设计成用来与FDDI协议中现有的媒体访问控制(MAC)、物理层(PHY)以及物理媒体相关(PMD)层等一起工作。 HRC由混合复用器(H-MUX)和等时媒体访问控制(I-MAC)协议所组成。H-MUX将包和等时数据并入周期,它使用物理层的服务往媒体上发送和从媒体接收这些数据。I-MAC为用户等时数据流的传送提供了单独的传输通道。周期的格式、时钟和同步,以及H-MUX和I-MAC的操作和接口在本标准中定义。这些接口包括FDDI站管理(SMT)协议的接口。 HRC可设计成支持从100 Mbit/S开始,以 6.144Mbit/s为增量的多种传输速率。本标准中定义的 所有传输速率相关参数均假定为100Mbit/s的传输速率。 由FDDI和HRC实体组成的站被称为FDDI-II站。FDDI包MAC(P-MAC)和HRC组件,以及它们与LLC及某个电路交换复用器(CS-MUX)之间体系结构上的关系在图1中给出。但该图并不隐含某种实现配置。 FDDI-II网络由多个FDDI-II站组成。同一个网络上FDDI站和FDDI-II站之间的互操作性由只支持包传输的HRC基本方式提供。 FDDI标准集,即GB/T 16678,规定了必要的接口、功能和操作,以保证一致的FDDI实现之间的互操作性。本标准规定了混合环控制协议:HRC。一致的实现在不违反互操作性的前提下可以采用任何设计技术。

Information technology-Fibre Distributed Data Interface (FDDI)-Part 5:Hybrid Ring control(HRC)

ICS
35.100.30
CCS
L65
发布
2000-01-03
实施
2000-08-01

本标准为光纤分布式数据接口(FDDI)规定了物理层媒体相关部分(PMD)的要求。 FDDI使用光纤作为传输媒体,为计算机和外围设备之间提供一个高带宽(100Mbit/s)的通用互连。FDDI可配置来支持大约80Mbit/s(10Mbyte/s)的持续传送速率,它可能不能满足所有无缓冲的高速设备的响应时间要求。FDDI建立分布于几千米的许多FDDI结点之间的连接。FDDI的默认值是按1000条物理链路和总长为200Km的光纤通路计算的。 FDDI由以下几部分组成: 物理层(PL),它分成两个子层: 物理层媒体相关部分(PMD),为FDDI网络结点间提供数字基带点对点通信手段。PMD应 提供在结点间传送一个经适当编码的比特流所需的各种服务。PMD规定了媒体接口连 接器(MIC)两侧符合 FDDI站及光缆装置要求的互连点。PMD由下列部分组成: --使用62.5/125um光缆和光旁路开关的光缆装置的光功率预算。 --MIC插座的机械匹配要求,包括键琐特性。 --62.5/125um光缆要求。 --PMD各PHY和SMT提供的服务。 物理层协议(PHY),它在PMD和数据链路层(DLL)之间提供连接。PHY对上游编码比特 数据流建立时钟同步,并把到达的代码比特流解码成高层使用的等效符号流。PHY在数据 及控制指示符的符号和代友比特之间提供了编码和解码,提供媒体调节和初始化,提供入 和出代码比特的时钟同步,以及按去往或来自较高层信息传输要求提供八位位组边界定 界。在接口媒体上待发送的信息由PHY编码成为组成的传输代码。 数据链路层(DLL),它控制媒的访问和帧校验序列的生成和验证,以确保有效数据正确地交付给其他导。在FDDI网络中,DLL也关心设备地址的生成和识别以及同层对同层的联系。对于本标准而言,引用DLL是通过媒体访问控制(MAC)实体来进行的,此实体是DLL最低子层。 站管理(SMT),它在结点级上提供必要的控制,以便管理各种不同的FDDI层中正在进行的进程,使得结点可以在令牌环上协调地工作。SMT提供诸如配置管理的控制、故障隔离与恢复,以及过程调度等服务。 本标准是GB/T16678.1的支持文件,应结合该标准一起阅读。 SMT文件应作为支持FDDI结点和网络配置的参考信息。 本系列标准规定了必要的接口、功能和操作,以确保在符合FDDI的实现之间的互操作性。本标准是一种功能描述,与之相符合的实现可以利用任何不违反互操作性的设计技术

Information processing systems--Fibre Distributed Data Interface (FDDI)--Part 3: Physical Layer Medium Dependent(PMD)

ICS
35.100
CCS
L65
发布
1996-12-18
实施
1997-07-01

本标准为光纤分布式数据接口(FDDI)规定了媒体访问控制(MAC),即数据链路层(DLL)的较低子层。 FDDI使用光纤作为传输媒体,为计算机和外围设备之间提供一个高带宽(100Mbit/s)的通用互连。FDDI可配置来支持大约80Mbit/s(10Mbyte/s)的持续传输速率。它也许不能满足所有无缓冲高速设备的响应时间要求。FDDI建立分布于几公里长的许多站之间的连接。FDDI的默认值是按1000条物理链路和总长为200Km的光纤通路(典型的对应于500个站和100Km的双光缆)。 FDDI由以下几部分组成: 物理层(PL),提供媒体、连接器、光旁路器和驱动/接收设备。物理层还定义了数据在媒体传输或向FDDI高层发送时成帧所需要的编码/解码和时钟需求。对于本标准而言,引用PL是通过PHY指定的物理层实体来进行的。 数据链路层(DLL),分为两个子层: 媒体访问控制(MAC),提供了对媒体的公平和决定性的访问、地址识别和帧检验序列的生成 和验证,其主要功能是实现帧的发送,包括帧的插入、中继和移出。本标准中给出了MAC的 定义。 逻辑链路控制(LLC),提供MAC与网络层之间无差错的数据服务所需要的公共协议。 站管理(SMT),它在站级上提供必要的控制,以便管理各种不同的FDDI层中进程,使得站可在令牌环上协调地工作。SMT提供者诸如站初始化控制、配置管理、故障隔离与恢复、过程调度等服务。 包含在标准中的MAC定义设计成尽可能独立于传输媒体和操作速率。为了适应FDDI的较高速率,在修改了GB AAAA关于令牌环MAC操作的有关概念的同时,保留了与其相似的服务和设施集。 本系列标准规定了必要的接口、功能和操作以确保在符合FDDI的实现之间的互操作性。本标准是一种功能描述,与之相符合的实现可以利用任何不违反互操作性的设计技术

Information processing systems--Fibre Distributed Data Interface (FDDI)--Part 2: Token Ring Media Access Control (MAC)

ICS
35.100
CCS
L65
发布
1996-12-18
实施
1997-07-01

包含在本标准中的PHY定义设计成尽可能地独立于实际的物理媒体。 本系列标准规定了必要的接口、功能和操作以确保在符合FDDI的实现之间的互操作性。本标准是一种功能描述,与之相符合的实现可以利用任何不违反互操作性的设计技术。

Information processing systems--Fibre Distributed Data Interface (FDDI)--Part 1: Token Ring Physical Layer Protocol (PHY)

ICS
35.100
CCS
L65
发布
1996-12-18
实施
1997-07-01

本标准提供小型计算机输入输出总线的机械、电气和功能要求及小型计算机中常用的外围设备各种类型的命令。 本标准描述的小型计算机系统接口(SCSI),是一个根据所选择的实现电路数据传送率最高可达4MB/s的局部输入输出(I/O)总线,接口的主要用途是使主计算机能与一定范围内的设备连接使用。因此,各种磁盘机、光盘机、磁带机、打印机、甚至通信设备可以与主计算机连接而不要求对通用系统硬件或软件作修改。同时,通过售方专用字段和代码,可增加非通用特征和功能。 接口对所有数据块采用逻辑寻址而不采用物理寻址,对直接存取 设备可用查寻逻辑部件来决定其含有的数据块数量,逻辑部件可与部分或全部外围设备一致。 用差分驱动器和接收器时,规定电缆长度不应大于25m。用单端驱动器和接收器结构时,则电缆长度不应大于6m,主要供机内使用。 接口协议包括多启动设备(具有启动操作能力的SCSI设备)及多目标设备(具有响应执行操作请求能力的SCSI设备)连接的规定。选用的分布式仲俨茫(即总线竞争逻辑)设置在SCSI结构内部。优先系统将接口控制给想要使用总线的具有最高优先权的SCSI设备,完成裁定的时间与参与竞争设备的数量无关,可在10μs以内完成。 物理特性在第4章中叙述。有两种电气选择:单端和差分。单端及差分设备在电气上不同,不应在同一总线上混用。此外,还有几种选择:可以采用屏蔽或非屏蔽连接器,可采用或不采用奇偶校。 第5章叙述接口的逻辑特性。一种仲裁选择规定允许多启动设备和并行I/O操作,要求所有SCSI设备能在规定的异步传送协议下操作。此外,也规定了可供选用的同步传送协议。第5章也规定了接口控制的消息协议。在大多数情况下,消息对主计算机软件不直接出现。只有一个消息命令完成(COM-MAND COMPLETE)是必须的,其他均为任选,即不是必须实现的。注意一些选件(如同步传送)需要采用某些消息来实现。 SCSI的命令结构在第6章中规定,命令划分为必须的(M),扩充的(E),任选的(O)或售方专用的(V)。SCSI设备应实现对相应类型设备规定的必须的命令,也可执行其他命令。扩充SCSI设备应实现所有扩充加上所有必须命令,也可执行其他命令。扩充SCSI设备包含使自配置软件驱动程序易于编写的命令,该软件驱动程序能在没有对某一外围设备特性(诸如存储容量)预先了解的情况下,“发现”所有必需属性。虽然对直接存取设备的必须命令只采用一些较小的逻辑块地址空间(2块),但直接存取设备的扩充命令也采用非常大的逻辑地址空间(2块)。 第7章对所有类型设备规定了具有相同含义的命令。 第8章到第13章分别包含对直接存取(例如磁盘)、顺序存取(如磁带)、打印机、一写多读(如光盘)及只读直接存取设备的命令。在这些章中,各章的命令对该种类型设备是特有的,或者他们具有对这种类型设备特有的解释、字段或特征。例如,虽然写命令在几种类型设备中均使用,但对每一种类型呈现不同的形式,参数和意义也不相同,因此,对每一类型设备分别规定。 第14章描述所有类型设备的状态字节。状态由目标设备在每条命令执行结束时返回。

Information processing systems--Small computer system interface(SCSI)

ICS
35.200
CCS
L65
发布
1995-04-05
实施
1995-12-01

本标准提供了将8位微处理器用于廉价模块化总线结构的规范。总线上的信号通常直接来自处理器,并经过缓冲但不重新定时。这种结构导致某些模板依附于处理器。本标准提供了与器件无关的参数的核心技术规范。而附录A~D(参考件)提供了与各种处理器有关的参数。 本标准对小尺寸模板与大规模集成电路技术相结合的8位微处理器总线标准给出定义,从而建立了一种功能模板的概念,对面向控制的系统设计提供了新途径,标准模板的尺寸、连接器和引出脚适宜于总线式的母板,这就使任何一块模板插入任何一个插槽都能工作。 如图1所示,微处理器通过总线接口控制模板的功能。外围设备及输入输出(I/O)设备的连接位于模板的边沿(称为用户接口端)。这种布线方式形成一个由总线接口流经模板,到用户接口的有规则的信号流。外围设备及I/O设备用其自身的连接器及电缆与系统相连。完整的功能可以通过插入一块带电缆的模板以模块化方式加入到系统中去。 本标准规定的内容: a.模板尺寸; b.总线连接器; c.总线引脚分配; d.信号定义; e.电气要求; f.读/写定时时序; g.读/写时间宽度参数。 本标准没有规定的内容: a.模板功能; b.用户接口; c.互换性; d.母板设计。 本标准适用于8位微处理器,16位微处理器总线的实现亦可参照本标准

Standard for an 8-bit microcomputer bus system:STD bus

ICS
35.160
CCS
L65
发布
1994-12-07
实施
1995-08-01



Copyright ©2007-2022 ANTPEDIA, All Rights Reserved
京ICP备07018254号 京公网安备1101085018 电信与信息服务业务经营许可证:京ICP证110310号